Sökning: "hardware abstraction"
Visar resultat 1 - 5 av 49 uppsatser innehållade orden hardware abstraction.
1. Deep Learning Model Deployment for Spaceborne Reconfigurable Hardware : A flexible acceleration approach
Master-uppsats, KTH/Skolan för elektroteknik och datavetenskap (EECS)Sammanfattning : Space debris and space situational awareness (SSA) have become growing concerns for national security and the sustainability of space operations, where timely detection and tracking of space objects is critical in preventing collision events. Traditional computer-vision algorithms have been used extensively to solve detection and tracking problems in flight, but recently deep learning approaches have seen widespread adoption in non-space related applications for their high accuracy. LÄS MER
2. Novel Method of ASIC interface IP development using HLS
Master-uppsats, Lunds universitet/Institutionen för elektro- och informationsteknikSammanfattning : High-Level Synthesis(HLS) is a design methodology that enables designers to implement hardware from high-level coding languages, such as C, C++, or System C. It provides designers with the ability to convey their design at a higher level of abstraction, which allows more emphasis on an algorithm and functional aspects of design instead on low-level hardware details. LÄS MER
3. Delad augmented reality: En generell implementation oberoende av hårdvara : Implementering av ett delat AR-system som projicerar på individer med hjälp av maskininlärning, oberoende av hårdvara.
M1-uppsats, KTH/Hälsoinformatik och logistikSammanfattning : Delade Augmented reality (AR) system är ofta implementerade på ett sådant sätt att de är hårt kopplade av hårdvaran eller utnyttjar stora ramverk eller grafikmotorer för att implementera den grafiska delen av projektet. Detta är ett problem då system som är hårtkopplade till hårdvara inte är lika enkla att distribuera och minskar användarsegmentet som kan använda systemet. LÄS MER
4. The Global Interconnection Scheme of Silago : RTL Design and Verification
Master-uppsats, KTH/Skolan för elektroteknik och datavetenskap (EECS)Sammanfattning : The Silago concept introduces a hardware-centric platform that is based on coarse-grained reconfigurable fabrics and networks on chips(NoCs). With the intra-region and inter-region NoC, the Silago platform can form resource clusters to host various applications. LÄS MER
5. Modularity, Scalability, Reusability, Configurability, and Interoperability of ASIC/FPGA Verification IP
Master-uppsats, KTH/Skolan för elektroteknik och datavetenskap (EECS)Sammanfattning : The complexity of chip design has been exponentially rising, resulting in increased complexity and costs in chip verification. This rise in complexity results in increased time to market and increases risks of chip in fabrication, that can be catastrophic and result in major losses. LÄS MER