Avancerad sökning
Visar resultat 1 - 5 av 228 uppsatser som matchar ovanstående sökkriterier.
1. Optimizing the instruction scheduler of high-level synthesis tool
Master-uppsats, KTH/Skolan för elektroteknik och datavetenskap (EECS)Sammanfattning : With the increasing complexity of the chip architecture design for meeting different application requirements, the corresponding instruction scheduler of high-level synthesis tool needs to solve complex scheduling problems. Dynamically Reconfigurable Resource Array (DRRA) is a novel architecture based on Coarse-Grained Reconfigurable Architecture (CGRA) on SiLago platform, the instruction scheduler of Vesyla-II, the dedicated High-Level Synthesis (HLS) tool targets for DRRA needs to schedule the specific instruction sets designed for Distributed Two-level Control System (D2LC). LÄS MER
2. Vattenbalansberäkningar som metod för bevattningsplanering : Efterhandsvalidering i svenska bevattningsförsök med olika bevattningsstrategier i vall
Master-uppsats, SLU/Dept. of Soil and EnvironmentSammanfattning : Bevattning för med sig många effekter som vore önskvärda i dagens svenska lantbruk, som präglas av ökade produktionsrisk till följd av höga produktionskostnader men samtidigt ökade avräkningspriser. Efterfrågan på bevattningskompetens och effektiv bevattningsplanering för att kunna hushålla med begränsade vattenresurser kan förväntas öka i vår tid. LÄS MER
3. Further Development of Scheduling Functionality for Graphical Elements in the Content Management System Contentful : Development of custom applications using Contentful SDK
Kandidat-uppsats, KTH/Skolan för elektroteknik och datavetenskap (EECS)Sammanfattning : This thesis aims to improve a scheduling application’s usability and accessibility by redesigning its interface and implementing it using the Contentful App framework. The application is being used by employees at the company Aktiebolaget Trav Galopp. The existing application is described as difficult and time consuming to use. LÄS MER
4. Machine Learning-Based Instruction Scheduling for a DSP Architecture Compiler : Instruction Scheduling using Deep Reinforcement Learning and Graph Convolutional Networks
Master-uppsats, KTH/Skolan för elektroteknik och datavetenskap (EECS)Sammanfattning : Instruction Scheduling is a back-end compiler optimisation technique that can provide significant performance gains. It refers to ordering instructions in a particular order to reduce latency for processors with instruction-level parallelism. LÄS MER
5. Användning av S-kurvor för förbättrad erfarenhetsåterföring : En fallstudie om tidplanering och uppföljning inom byggbranschen
Master-uppsats, KTH/Hållbara byggnaderSammanfattning : Byggbranschen kännetecknas som en lång och komplex industri med riskfyllda projekt. Byggprocessen innefattar en stor mängd planering, samordning och genomförande av olika aktiviteter inom en satt tidsram. Byggprojekten varierar i omfattning. Allt från mindre bostadsprojekt till storskaliga brouppbyggnader. LÄS MER