Konstruktion av radiokontrollerad klocka

Detta är en M1-uppsats från Institutionen för systemteknik; Tekniska högskolan

Författare: Anders Gustavsson; [2012]

Nyckelord: VHDL; Mjuk processor; Altera Nios; Quartus II; DCF77;

Sammanfattning: Uppgiften var att ta emot och avkoda en radiosignal för tidsangivelse, DCF77. Avkodaren implementerades i en FPGA-krets från ALTERA. Utvecklingen genomfördes i Quartus II-miljön med språket VHDL samt en alternativ lösning där mjuk processor användes. Både utvecklingsmiljön och språken var väl lämpade för uppgiften. Ett genomgående problem var dock radiomottagaren ofta levererade för svag signal för att kunna avkodas korrekt. Under goda mottagningsförhållanden fungerande dock den beskrivna kretsen tillfredsställande.

  HÄR KAN DU HÄMTA UPPSATSEN I FULLTEXT. (följ länken till nästa sida)