Avancerad sökning

Hittade 4 uppsatser som matchar ovanstående sökkriterier.

  1. 1. Jämförelse av VGA-lösningar till NIOS2-system i SOPC Builder och QSYS med Altera University Program IP-Cores

    M1-uppsats, Elektroniksystem; Tekniska högskolan

    Författare :Felix Hansson; [2013]
    Nyckelord :FPGA; NIOS2; SOPC Builder; QSYS; VHDL; VGA;

    Sammanfattning : FPGA-kort är ett bra verktyg för företag som snabbt vill kunna ta fram en prototyp för nya projekt, då de är omprogrammeringsbara så att samma hårdvara kan användas för att göra prototyper till mänger av olika system. Ett vanligt programmeringsspråk för att programmera FPGA-kort är VHDL som är ett hårdvarunära språk. LÄS MER

  2. 2. Implementering av en mjuk CPU i FPGA

    Kandidat-uppsats, Institutionen för systemteknik; Tekniska högskolan

    Författare :Daniel Nordmark; [2012]
    Nyckelord :SOPC; Quartus; VHDL; Mjuk CPU; Nios II;

    Sammanfattning : Målet med examensarbetet är att implementera en mjuk CPU i en FPGA-krets som finns tillgänglig på ett ALTERA DE2 Board. Denna mjuka processor integreras i ett projekt skapat i utvecklingsmiljön Quartus II. LÄS MER

  3. 3. Design and Verification of SOPC FDP2009 and Research of Reconfigurable Applications

    Master-uppsats, KTH/Skolan för informations- och kommunikationsteknik (ICT)

    Författare :Fanjiong Zhang; [2011]
    Nyckelord :Dynamic reconfiguration; partial reconfiguration; configurable computing; image noise reduction algorithm;

    Sammanfattning : In recent years, reconfigurable devices are developing fast because of its flexibility and less development cost. But intrinsic shortcomings of reconfigurable devices, for example, high power, low speed, etc. induce difficulties in complex designs realizations. LÄS MER

  4. 4. Interfacing a processor core in FPGA to an audio system

    Uppsats för yrkesexamina på grundnivå, Institutionen för systemteknik

    Författare :José Ignacio Mateos; [2006]
    Nyckelord :Nios; audio CODEC; Quartus; SOPC bulider; IDE;

    Sammanfattning : The thesis project consists on developing an interface for a Nios II processor integrated in a board of Altera (UP3- 2C35F672C6 Cyclone II). The main goal is show how the Nios II processor can interact with the other components of the board. LÄS MER